기금넷 공식사이트 - 복권 조회 - cc4013 또는 74ls74d 플립플롭을 사용하여 4비트 바이너리 비동기 추가 카운터 형성, rd 및 sd 처리 방법

cc4013 또는 74ls74d 플립플롭을 사용하여 4비트 바이너리 비동기 추가 카운터 형성, rd 및 sd 처리 방법

D 플립플롭을 사용하여 카운터를 형성하는 디지털 회로 실험 설계: D 플립플롭으로 구성된 4비트 비동기 이진 추가 카운터.

1. 칩 74LS74를 선택하면 핀 다이어그램은 다음과 같습니다. 참고: 74LS74는 상승 에지 트리거 이중 D 플립플롭입니다. D 플립플롭의 특성 방정식은

2. 설계 계획: 플립플롭을 사용하여 카운터를 형성합니다. 플립플롭에는 0과 1의 두 가지 상태가 있으므로 하나의 이진수를 하나의 플립플롭으로 표현할 수 있습니다. n개의 플립플롭을 연결하면 n비트 이진수를 표현할 수 있습니다. 10진수 카운터의 경우 10자리에는 10가지 상태가 필요하며 이는 4자리 이진수로 구성되어야 합니다.

3. 배선:

1. 칩(1)의 핀 4와 10을 함께 연결합니다.

2. 칩의 핀을 연결합니다. 4와 10을 함께 연결합니다.

3. 칩(1)의 핀 10과 칩(2)의 핀 10을 함께 연결합니다.

4. 5V;

5. 칩(1)의 핀 1과 13을 함께 연결합니다.

6. 칩(2)을 연결합니다. 칩(1)의 핀 1과 13을 함께 연결합니다. /p>

7. 칩(1)의 핀 13과 칩(2)의 핀 13을 함께 연결합니다.

8 칩(1)의 핀 13을 5V에 연결합니다.

9. 칩(1)의 핀 3을 클록 신호 CP에 연결합니다.

10. 칩(1)을 연결합니다. 핀 2와 6을 함께 연결한 다음 핀 2를 핀 11에 연결합니다.

11. 칩(1)의 핀 8과 12를 함께 연결한 다음 칩(1)을 연결합니다. 핀 8을 칩(2)의 핀 3에 연결합니다.

12의 핀 2와 6을 연결합니다. 칩(2)을 함께 연결한 다음 핀 6을 핀 11에 연결합니다.

p>

13. 칩(1)의 핀 5와 9를 각각 Q0과 Q1에 연결한 다음 칩의 핀 5와 9를 연결합니다( 2) 각각 Q2와 Q3에

14. 두 칩의 핀 14를 5V 전원 공급 장치에 연결하고 두 칩의 핀 7을 접지 0V에 연결합니다.

4. 확인:

전원을 켜고 기본 출력은 원래 상태 0000입니다

CP 신호가 입력될 때마다(CP 클릭 ), 상태는 해당 변경 사항이 0000(원래 상태), 1000, 0100, 1100, 0010, 1010, 0110, 1110, 0001, 1001, 0101, 1101, 0011, 1011, 0111, 1111입니다.

확장 정보:

소수 포함

(1) 이진수에서 십진수로

방법: "합계를 무게로 확장"

규칙: 개인 열 번째 자리 수의 차수는 0, 십 자리 수의 차수는 1,..., 오름차순으로 열 번째 자리 수의 차수는 -1, 의 차수는 입니다. 100번째 자리의 숫자는 -2,...,점차 감소합니다.

참고: 모든 10진수를 제한된 숫자의 2진수로 변환할 수 있는 것은 아닙니다.

(2) 십진수를 이진수로 변환

십진수를 이진수로 변환: "2로 나누고 나머지를 취하고, 역순으로 배열"(2로 나누고 나머지를 취함) )

바이두 백과사전-바이너리